parametro:
nome del parametro | valore dell'attributo |
È certificato Rohs? | incontra il |
Nomi commerciali | XILINX (Xilinx) |
Raggiungere il Codice di Conformità | compli |
Codice ECCN | 3A991.D |
massima frequenza di clock | 667MHz |
Codice JESD-30 | S-PBGA-B484 |
Codice JESD-609 | e1 |
Livello di sensibilità all'umidità | 3 |
numero di entrate | 338 |
Numero di unità logiche | 147443 |
Tempi di uscita | 338 |
Numero di terminali | 484 |
Materiale del corpo della confezione | PLASTICA/EPOSSIDICA |
codice pacchetto | FGA |
Incapsula codice equivalente | BGA484,22X22,32 |
Forma del pacchetto | QUADRATO |
Forma del pacchetto | ARRAY DI GRIGLIA, PASSO FINE |
Temperatura di riflusso di picco (Celsius) | 260 |
Alimentazione elettrica | 1.2,1.2/3.3,2.5/3.3 V |
Tipo di logica programmabile | ARRAY DI PORTA PROGRAMMABILE SUL CAMPO |
Stato di certificazione | Non qualificato |
montaggio superficiale | SÌ |
tecnologia | CMOS |
Superficie terminale | LATTA ARGENTO RAME |
Forma terminale | SFERA |
Passo terminale | 0,8 mm |
Posizione terminale | PARTE INFERIORE |
Tempo massimo alla massima temperatura di riflusso | 30 |
Descrizione generale :
Gli FPGA della serie Xilinx® 7 comprendono quattro famiglie di FPGA che soddisfano l'intera gamma di requisiti di sistema, che vanno da basso costo, fattore di forma ridotto,
applicazioni sensibili ai costi e ad alto volume per larghezza di banda di connettività ultra high-end, capacità logica e capacità di elaborazione del segnale per i più esigenti
applicazioni ad alte prestazioni.Gli FPGA della serie 7 includono:
• Famiglia Spartan®-7: ottimizzata per basso costo, potenza minima e alta
Prestazioni di I/O.Disponibile in un fattore di forma molto piccolo a basso costo
packaging per il minimo ingombro del PCB.
• Famiglia Artix®-7: ottimizzata per applicazioni a basso consumo che richiedono il collegamento seriale
ricetrasmettitori e DSP elevato e throughput logico.Fornisce il più basso
costo totale della distinta base per alta produttività, sensibile ai costi
applicazioni.
• Famiglia Kintex®-7: ottimizzata per il miglior rapporto prezzo-prestazioni con un 2X
miglioramento rispetto alla generazione precedente, abilitando una nuova classe
di FPGA.
• Famiglia Virtex®-7: ottimizzata per le massime prestazioni del sistema e
capacità con un miglioramento di 2 volte delle prestazioni del sistema.Più alto
dispositivi di capacità abilitati da stacked silicon interconnect (SSI)
tecnologia.
Basati su una tecnologia di processo all'avanguardia, ad alte prestazioni, a basso consumo (HPL), 28 nm, high-k metal gate (HKMG), gli FPGA della serie 7 consentono un
aumento senza pari delle prestazioni del sistema con 2,9 Tb/s di larghezza di banda I/O, 2 milioni di capacità di celle logiche e 5,3 TMAC/s DSP, consumando il 50% in meno
potenza rispetto ai dispositivi della generazione precedente per offrire un'alternativa completamente programmabile agli ASSP e agli ASIC.
Riepilogo delle caratteristiche dell'FPGA serie 7
• Logica FPGA avanzata ad alte prestazioni basata su un vero aspetto a 6 ingressi
tecnologia up table (LUT) configurabile come memoria distribuita.
• RAM a blocco dual-port da 36 Kb con logica FIFO integrata per dati su chip
buffering.
• Tecnologia SelectIO™ ad alte prestazioni con supporto per DDR3
interfacce fino a 1.866 Mb/s.
• Connettività seriale ad alta velocità con transceiver multi-gigabit integrati
da 600 Mbit/s a max.velocità di 6,6 Gb/s fino a 28,05 Gb/s, offrendo a
speciale modalità a basso consumo, ottimizzata per interfacce chip-to-chip.
• Un'interfaccia analogica configurabile dall'utente (XADC), che incorpora dual
Convertitori analogico-digitale a 12 bit 1MSPS con termici e
sensori di alimentazione.
• Slice DSP con moltiplicatore 25 x 18, accumulatore a 48 bit e pre-adder
per filtraggio ad alte prestazioni, incluso simmetrico ottimizzato
filtraggio dei coefficienti.
• Potenti tessere di gestione dell'orologio (CMT), che combinano l'aggancio di fase
loop (PLL) e blocchi MMCM (mixed-mode clock manager) per alti
precisione e basso jitter.
• Implementazione rapida dell'elaborazione integrata con il processore MicroBlaze™.
• Blocco integrato per PCI Express® (PCIe), fino a x8 Gen3
Progettazione di endpoint e porte root.
• Ampia varietà di opzioni di configurazione, incluso il supporto per
memorie commodity, crittografia AES a 256 bit con HMAC/SHA-256
autenticazione e rilevamento e correzione SEU integrati.
• Flip-chip a basso costo, wire-bond, bare-die e alta integrità del segnale
confezione di chip che offre una facile migrazione tra i membri della famiglia in
lo stesso pacchetto.Tutti i pacchetti disponibili in Pb-free e selezionati
pacchetti in opzione Pb.
• Progettato per prestazioni elevate e potenza minima con 28 nm,
HKMG, processo HPL, tecnologia di processo a tensione di nucleo 1.0V e
Opzione di tensione del core di 0,9 V per una potenza ancora inferiore.